Перевод: Егоров А.В., 2013 г.



# 5. Clock Networks and PLLs in the Cyclone III Device Family

CIII51006-4.0

# 5. Тактовые сети и PLL в семействе Cyclone III

Эта глава описывает иерархию тактовых сетей и системы фазовой автоподстройки частоты (PLL) с расширенными средствами в семействе Cyclone® III (чипы Cyclone III и Cyclone III LS).

Эта глава состоит из следующих параграфов:

- "Тактовые сети" на стр. 5-1,
- "PLL в чипах семейства Cyclone III" на стр. 5-9,
- "Режимы обратной связи тактового сигнала" на стр. 5-11,
- "Аппаратные средства" на стр. 5-15,
- "Программируемая полоса частот" на стр. 5-22,
- "Реализация фазового сдвига" на стр. 5-22,
- "Каскадирование PLL" на стр. 5-24,
- "Реконфигурация PLL" на стр. 5-26,
- "Синхронизация в широком диапазоне" на стр. 5-33,
- "Спецификация PLL" на стр. 5-33.

### Тактовые сети

Семейство Cyclone III имеет до 16 специальных тактовых выводов (CLK[15..0]), которые управляют глобальными тактовыми сигналами (GCLK). Семейство Cyclone III поддерживает четыре специальных тактовых вывода на каждой стороне чипа, за исключением чипов EP3C5 и EP3C10. Чипы EP3C5 и EP3C10 имеют только по четыре тактовых вывода на левой и правой стороне чипа.

За дополнительной информацией о количестве сетей GCLK в каждом конкретном чипе, обратитесь к главе "Общее представление о семействе Cyclone III"

#### Сети GCLK

GCLK охватывают весь чип, и подаются на все квадранты чипа. Все ресурсы чипа (I/O элементы, блоки массивов логики (LAB), специальные блоки умножителей и блоки памяти М9К) могут использовать в качестве источников тактового сигнала GCLK. Используйте это ресурсы для контрольных сигналов, таких как разрешение такта и сброс, поступающих с внешнего вывода. Внутренняя логика может также использовать GCLK для: внутренне сгенерированных GCLK, асинхронного сброса, разрешения такта и прочих контрольных сигналов с большим ветвлением.

5. Тактовые сети и PLL в семействе Cyclone III

Перевод: Егоров А.В., 2013 г.

В табл. 5-1 показано подключение источников тактового сигнала к сетям GCLK.

Table 5–1. Cyclone III Device Family GCLK Network Connections (Part 1 of 2)

| GCLK Network Clock  | GCLK Networks (1) |   |   |   |          |   |                       |   |   |                    |     |    |    |    |          |          |             |    |                                         |    |
|---------------------|-------------------|---|---|---|----------|---|-----------------------|---|---|--------------------|-----|----|----|----|----------|----------|-------------|----|-----------------------------------------|----|
| Sources             | 0                 | 1 | 2 | 3 | 4        | 5 | 6                     | 7 | 8 | 9                  | 10  | 11 | 12 | 13 | 14       | 15       | 16          | 17 | 18                                      | 19 |
| CLKO/DIFFCLK_Op     | <b>✓</b>          | _ | ~ | _ | <b>V</b> | _ | -                     | _ | _ | -                  | _   | -  | _  | -  | _        | -        | -           | _  | _                                       | _  |
| CLK1/DIFFCLK_On     | -                 | 1 | 1 | - | -        | - | 0 <u>—</u>            | - | - | / <u></u>          | -   | -  | -  | -  | -        | -        | -           | -  | ( <del></del>                           | -  |
| CLK2/DIFFCLK_1p     | <b>—</b> s        | / | - | ~ | <b>✓</b> | _ | 10 <del></del>        | _ | _ | 10 <del>-3</del> 1 | _   | -  | -  | _  | _        | -        | _           |    | -                                       | _  |
| CLK3/DIFFCLK_1n     | ~                 | _ | _ | / | _        | _ | 23                    | _ | _ | 2                  | _   | _  | -  | _  | _        | _        | _           | _  |                                         | _  |
| CLK4/DIFFCLK_2p     | =                 | = | - | = | =        | / | <i>i</i> —i           | / | = | /                  | 1=3 | =  | =  | =  | =        | -        | =           | -  | =                                       | =  |
| CLK5/DIFFCLK_2n     | _                 | - | - | : | -        | - | <b>✓</b>              | / | - | .—.                | _   |    | _  | -  | _        | -        | _           | -  | -                                       | -  |
| CLK6/DIFFCLK_3p     | -                 | - | - | _ | -        | - | /                     | _ | / | /                  | _   | -  | -  | -  | -        | -        | -           | -  | -                                       | -  |
| CLK7/DIFFCLK_3n     | <u> </u>          | s | - |   | -        | ~ | 10 <del>-3</del> 11   | - | ~ | 10-31              | _   | -  | -  | -  |          | -        | -           | _  | -                                       | -  |
| CLK8/DIFFCLK_5n (2) | -                 | - | _ | _ | _        | _ | 23                    | _ | = | D-10               | 1   | _  | 1  | _  | <b>V</b> | _        | =           | -  |                                         | _  |
| CLK9/DIFFCLK_5p (2) | -                 | = | - | = | -        | = | <b>3—3</b>            | = | = | -                  | =   | /  | ~  |    |          | -        | =           | -  | -                                       | -  |
| CLK10/DIFFCLK_4n    | _                 | - | - | _ | _        | _ | -                     | _ | _ | D                  | _   | ~  | 1  | ~  | ~        | -        | _           | _  | · c———————————————————————————————————— | _  |
| CLK11/DIFFCLK_4p    | _                 | _ | _ |   | _        | _ | _                     | _ | _ |                    | ~   | _  |    | ~  | _        | _        | _           | :  | _                                       | _  |
| CLK12/DIFFCLK_7n    |                   | _ | = | _ | _        | _ | R                     | _ | _ | R-30               | _   |    |    | -  | _        | ~        | _           | ~  | (A <del></del> .                        | ~  |
| CLK13/DIFFCLK_7p    | _                 | _ | _ | _ | _        | _ | _                     | _ | _ | _                  | _   | _  | _  | _  | _        | _        | ~           | ~  | _                                       | _  |
| CLK14/DIFFCLK_6n    | _                 | - | - | _ | -        | _ | _                     | - | _ | -                  | _   | _  | _  | -  | -        | <u> </u> | ~           | _  | ~                                       | ~  |
| CLK15/DIFFCLK_6p    |                   | s | _ |   | -        | _ | n—1                   | _ | _ | n                  | _   | -  | -  | _  |          | ~        | _           |    | ~                                       | _  |
| PLL1_C0 (3)         | /                 | _ | _ | / | _        | _ | 2-0                   | _ | _ | 2                  | _   | _  | _  | _  | _        | -        | _           | _  | _                                       | _  |
| PLL1_C1 (3)         | _                 | / | _ | _ | /        | - | -                     | - | - | -                  | -   | -  | _  | -  | _        | -        | -           | _  | -                                       | -  |
| PLL1 C2 (3)         | ~                 | _ | / | _ | _        | _ |                       | _ | _ | ·                  | _   | -  | _  | _  | _        | _        | _           | _  | ·                                       | _  |
| PLL1 C3 (3)         |                   | / | _ | / | =        | _ | -                     | _ | _ | -                  | _   | _  | -  | _  |          | -        | _           | -  | -                                       | _  |
| PLL1_C4 (3)         | <b>—</b> s        | 5 | / |   | /        | _ | 90 <del>. 30</del> 11 | _ | _ | 190 <del></del> 11 | _   | _  | -  | _  |          | _        | _           | s  | -                                       | -  |
| PLL2_C0 (3)         | _                 | - | _ | _ | _        | / | 23                    | _ | / | 23                 | _   | _  | _  | _  | _        | _        | _           | _  | _                                       | _  |
| PLL2_C1 (3)         | =                 | = | - | - | =        | = | /                     | = | = | /                  | =   | -  |    | =  |          | -        | =           |    | -                                       | =  |
| PLL2_C2 (3)         | _                 | _ | _ | _ | _        | / | .—.                   | / | _ | B—0                | _   | -  | _  | _  | _        | _        | _           | _  | -                                       | _  |
| PLL2_C3 (3)         |                   | - | _ | : | _        | _ | /                     | _ | / | 3-41               | _   | _  | -  | _  | _        | _        | _           | _  | _                                       | _  |
| PLL2_C4 (3)         |                   |   | - |   | _        | _ | 10-X                  | 1 |   | /                  | _   |    |    | -  | _        |          | _           | _  | -                                       | _  |
| PLL3_C0             | _                 | _ | - | _ | _        | _ | .—                    | _ | _ | 0-0                | /   | _  | _  | /  | _        | _        | _           | _  | _                                       | _  |
| PLL3_C1             | _                 | - | _ | _ | -        | _ | _                     | _ | _ | _                  | _   | /  | -  | -  | /        |          | -           | _  | 1-4                                     | _  |
| PLL3_C2             | <b>—</b> s        | s | _ |   | -        | _ | 10 <del></del>        | _ | _ | -                  | /   | -  | /  | _  | s        | -        |             |    | -                                       | -  |
| PLL3_C3             |                   | _ | _ |   | -        | _ | 23                    | _ | _ | 2                  | _   | /  | _  | /  | _        | _        | _           | _  |                                         | _  |
| <br>PLL3_C4         | -                 | - | - | - | -        | - | <i>3</i> —3           | - | - | -                  | -   | -  | 1  |    | <b>✓</b> | -        | <del></del> | -  | -                                       | -  |
| <br>PLL4_C0         | _                 | _ | _ | _ | _        | _ | -                     | _ | _ | _                  | _   | -  | _  | _  | _        | /        | _           | _  | /                                       | _  |

5. Тактовые сети и PLL в семействе Cyclone III

Перевод: Егоров А.В., 2013 г.

| Table 5-1. | Cyclone | III Device | Family | GCLK Network | Connections | (Part 2 of 2) |
|------------|---------|------------|--------|--------------|-------------|---------------|
|            |         |            |        |              |             |               |

| GCLK Network Clock | GCLK Networks (1) |            |                 |    |               |    |   |   |     |                 |    |       |            |          |          | <i>0</i> 77 |    |    |             |          |
|--------------------|-------------------|------------|-----------------|----|---------------|----|---|---|-----|-----------------|----|-------|------------|----------|----------|-------------|----|----|-------------|----------|
| Sources            | 0                 | 1          | 2               | 3  | 4             | 5  | 6 | 7 | 8   | 9               | 10 | 11    | 12         | 13       | 14       | 15          | 16 | 17 | 18          | 19       |
| PLL4_C1            | -                 | -          | _               | -  | -             | =  | - | = | =   | -               | =  |       | _          | _        | -        | :           | ~  | _  | -           | ~        |
| PLL4_C2            | _                 | _          | _               | _  | -             | _  |   | _ | _   |                 | _  | -     | _          | _        | _        | /           | _  | ~  | -           | -        |
| PLL4_C3            | _                 | _          | -               | _  | 1-4           | _  |   | - | _   | 19—11           | _  | -     | -          | _        | _        | -           | ~  | _  | ~           | -        |
| PLL4_C4            | -                 | ı,—        | -               | -  | 15-15         | _  | - | _ | _   | -               | -  | 91.31 |            | -        | -        | 1           | -  | /  | 15 15       | ~        |
| DPCLK0             | ~                 | _          | -               | _  | _             | _  | _ | _ | _   | _               | _  | -     | -          | _        | _        | _           | -  | _  | _           | -        |
| DPCLK1             | -                 | ~          | -               | -  | 1             | _  | - | _ | _   | -               | _  | -     | -          | -        | _        | -           | -  | -  | -           | _        |
| DPCLK7 (4)         |                   |            |                 |    |               |    |   |   |     |                 |    |       |            |          |          |             |    |    |             |          |
| CDPCLKO, or        | _                 | 1 <u> </u> | 1               | _  | 7 <del></del> | _  |   | _ | _   | s <u>—</u> s    | _  | -     | 1 <u>—</u> | _        | _        | <del></del> | _  | _  | <del></del> | _        |
| CDPCLK7 (2), (5)   |                   |            |                 |    |               |    |   |   |     |                 |    |       |            |          |          |             |    |    |             |          |
| DPCLK2 (4)         |                   |            |                 |    |               |    |   |   |     |                 |    |       |            |          |          |             |    |    |             |          |
| CDPCLK1, or        | _                 | _          | -               | ~  | /             | _  | - | _ | _   | -               | _  | -     | -          | _        | _        |             | _  | _  | -           | _        |
| CDPCLK2 (2), (5)   |                   |            |                 |    |               |    |   |   |     |                 |    |       |            |          |          |             |    |    |             |          |
| DPCLK5 (4)         |                   |            |                 |    |               | /  |   |   |     |                 |    |       |            |          |          |             |    |    |             |          |
| DPCLK7 (2)         | _                 | _          | _               | _  |               | ~  |   | _ | _   | _               |    |       | _          |          | _        | _           | _  | _  | _           | _        |
| DPCLK4 (4)         |                   |            |                 |    |               |    | , |   | ă - |                 |    |       |            |          |          |             |    |    |             |          |
| DPCLK6 (2)         |                   |            | _               |    | 15 15         |    | / |   |     |                 |    | 91 31 |            |          |          | 15. 18.     |    |    | 15 11       |          |
| DPCLK6 (4)         |                   |            |                 |    |               |    |   |   |     |                 |    |       |            |          |          |             |    |    |             |          |
| CDPCLK5, or        | -                 | -          | _               | _  | _             | —  | _ | 1 | _   | 3 <del></del> 5 | _  | -     | -          | _        | _        | -           | _  | _  | -           | _        |
| CDPCLK6 (2), (5)   |                   |            |                 |    |               |    |   |   |     |                 |    |       |            |          |          |             |    |    |             |          |
| DPCLK3 (4)         |                   |            |                 |    |               | -0 |   |   | 0 1 |                 |    |       |            |          |          |             |    |    |             | 0        |
| CDPCLK4, or        | _                 | 1          | _               | _  | _             | _  |   | _ | /   | ~               | _  | -     | 1          | _        | _        | -           | _  | _  | _           | _        |
| CDPCLK3 (2), (5)   |                   |            |                 |    |               |    |   |   |     |                 |    |       |            |          |          |             |    |    |             |          |
| DPCLK8             | -                 | -          |                 | _  | -             | _  | _ | _ | _   | -               | /  | -     | -          | _        | _        | _           | -  | _  | _           | -        |
| DPCLK11            | _                 | -          | ( <del></del> ) | _  | 1             | _  | - | - | _   | -               | _  | /     | ·—         | -        | _        | -           | _  | -  | -           | _        |
| DPCLK9             | -                 | ı—         | -               | —  | _             | -  |   | _ | -   |                 | -  | _     | /          | _        | -        | _           | -  | -  | _           | -        |
| DPCLK10            | -                 | -          | -               | _  | 0-4           | -  | - | - | -   | 5 <del></del>   | _  | -     | -          | <b>/</b> | <b>/</b> | -           | -  | -  | -           | —        |
| DPCLK5             | -                 | -          | _               | -  | :             | -  | - | - | =   | _               | _  | -     | -          | _        | -        | ~           | -  | -  | -           | -        |
| DPCLK2             | _                 | _          | -               | _  | -             | _  |   | _ | -   |                 | _  | -     | _          | -        | _        | -           | ~  | _  | -           | _        |
| DPCLK4             | _                 | 2          | _               | _  | <del></del>   | -  | _ | _ | _   | 5 <b>—</b> 5    | _  | -     | -          | _        | _        | -           | _  | ~  | -           | _        |
| DPCLK3             | -,                |            | -               | _, | 1             | _  | _ | _ | _   | -               | _  | -     |            | -        | ,        | -           | _  | -, | /           | <b>V</b> |

#### Примечание к табл. 5-1:

- (1) Чипы EP3C5 и EP3C10 имеют сети GCLK только с 0 по 9.
- (2) Эти выводы применимы ко всем чипам семейства Cyclone III за исключением EP3C5 и EP3C10.
- (3) Чипы EP3C5 и EP3C10 имеют только 1 и 2 PLL.
- (4) Этот вывод применим только к чипам EP3C5 и EP3C10.
- (5) Только один из двух CDPCLK выводов может поступать на блок контроля тактов. Вы можете использовать другой вывод в качестве обычного I/O вывода.

5. Тактовые сети и PLL в семействе Cyclone III

Перевод: Егоров А.В., 2013 г.

Если вы не используете специальные выводы для управления GCLK, то вы можете использовать их в качестве входов общего назначения, поступающих в массивы логики. Однако, если вы используете их в качестве входных выводов общего назначения, то вы лишены для них поддержки I/O регистра и должны использовать вместо I/O регистра регистры из логического элемента (LE).

За дополнительной информацией о том, как подключать тактовые сигналы и выводы PLL, обратитесь к <u>Cyclone III Device Family Pin Connection Guidelines</u> на сайте Altera.

#### Блок контроля тактов

Блок контроля тактов управляет сетями GCLK. Блоки контроля тактов располагаются на каждой стороне чипа, рядом со специальным выводом входного тактового сигнала. Сети GCLK оптимизированы для внесения минимальной расфазировки и задержки.

В табл. 5-2 представлены источники сигналов, которые могут быть направлены в блок контроля тактов, где они будут выбраны для направления в сети GCLK.

Табл. 5-2. Входы блока контроля тактов

| Вход               | Описание                                                     |
|--------------------|--------------------------------------------------------------|
| Специальный вход   | Вывод специального входа тактового сигнала может управлять   |
| тактового сигнала  | через предоставляемые GCLK таковыми или глобальными          |
|                    | сигналами, такими как синхронный и асинхронный сброс,        |
|                    | предустановка или разрешение такта.                          |
| I/O вход тактового | Выводы I/O DPCLK и CDPCLK являются двунаправленными двух     |
| сигнала двойного   | функциональными выводами, которые используются для сигналов  |
| назначения         | с высоким ветвлением по выходу через GCLK, например, для     |
| (DPCLK и           | сигналов протоколов, сигналов TRDY и IRDY для PCI. Блок      |
| CDPCLK)            | контроля тактов, в котором задействованы входы с І/О выводов |
|                    | тактового сигнала двойного назначения, не использоваться для |
|                    | управления входами PLL.                                      |
| Выходы PLL         | Выходы счётчика PLL могут поступать в GCLK сети.             |
| Внутренняя логика  | Вы можете управлять сетями GCLK посредством разводки         |
|                    | массива логики, чтобы предоставить внутренним логическим     |
|                    | элементам (LE) пути распространения сигнала с высоким        |
|                    | ветвлением по выходу и малой расфазировкой. Блок контроля    |
|                    | тактов, входы которого задействованы внутренней логикой, не  |
|                    | может использоваться для управления входами PLL.             |

В семействе Cyclone III специальные выводы входов тактовых сигналов, выходы счётчика PLL, входы I/O тактового сигнала двойного назначения и внутренняя логика все могут выдавать сигналы для GCLK посредством блока контроля такта.

Обычные I/O выводы не могут управлять портом входного тактового сигнала PLL.

Выход блока контроля такта поступает в соответствующую сеть GCLK. Сеть GCLK может управлять входом PLL, если входы блока контроля такта являются выходами другой PLL или специальными выводами входов тактовых сигналов. Блоки контроля такта являются периферией чипа; в чипах семейства Cyclone III может быть до 20 блоков контроля такта.

Блок контроля такта имеет две функции:

5. Тактовые сети и PLL в семействе Cyclone III

Перевод: Егоров А.В., 2013 г.

- Динамический выбор источника тактового сигнала для GCLK (не применимо для DPCLK или CDPCLK и входа внутренней логики).
- Выключение питания сети GCLK (динамическое разрешение или запрет).

На рис. 5-1 показан блок контроля такта.

Figure 5-1. Clock Control Block



### Примечания к рис. 5-1:

- (1) Сигнал CLKSWITCH может быть задан либо в файле конфигурации, либо динамически изменяться при использовании средства ручного переключения PLL. Выход мультиплексора является входным тактовым сигналом (f<sub>IN</sub>) для PLL.
- (2) Сигналы CLKSELECT[1..0] поступают с внутренней логики и используются для динамического выбора источника тактового сигнала для сети GCLK, когда чип находится в пользовательском режиме.
- (3) Сигналы Static Clock Select (статического выбора тактового сигнала) задаются в файле конфигурации. Поэтому динамический контроль их, когда чип находится в пользовательском режиме, не возможен.
- (4) Вы можете использовать Internal Logic (внутреннюю логику) для разрешения или запрета сети GCLK в пользовательском режиме.

Каждая PLL генерирует пять тактовых сигналов посредством счётчиков с[4..0]. Два из них могут поступать в сеть GCLK через блок контроля тактов, как это показано на рис. 5-1.

За дополнительной информацией о том, как использовать блок контроля тактов в программе Quartus<sup>®</sup> II обратитесь к руководству пользователя <u>Clock Control Block</u> (<u>ALTCLKCTRL</u>) <u>Megafunction</u>.

5. Тактовые сети и PLL в семействе Cyclone III

Перевод: Егоров А.В., 2013 г.

# Генерирование источников тактовых сигналов для сетей GCLK

На рис. 5-2 показано расположение на кристаллах семейства Cyclone III различной плотности PLL, входов тактовых сигналов и блоков контроля такта.

Figure 5–2. PLL, CLK[], DPCLK[], and Clock Control Block Locations in the Cyclone III Device Family



#### Примечания к рис. 5-2:

- (1) По пять блоков контроля такта с каждой стороны чипа.
- (2) Только один из угловых выводов CDPCLK в каждом углу может попадать в блок контроля такта одновременно. Вы можете использовать остальные выводы CDPCLK в качестве I/O выводов общего назначения.
- (3) Внешние тактовые сигналы не могут поступать на эту PLL.
- (4) Специальные пути тактовых сигналов могут идти на эту PLL. Однако эти пути не могут быть полностью скомпенсированы.

5. Тактовые сети и PLL в семействе Cyclone III

Перевод: Егоров А.В., 2013 г.

Входы пяти блоков контроля такта на каждой стороне должны быть выбраны из следующих источников тактового сигнала:

- четырёх выводов входов тактового сигнала (Clock Input Pins),
- пяти выходов счётчиков PLL (PLL Outputs),
- двух выводов DPCLК и двух выводов CDPCLК на левой и правой стороне чипа, и четырёх выводов DPCLK и двух выводов CDPCLK на верхней и нижней стороне чипа,
- пяти сигналов от внутренней логики (Internal Logic).

Из этих источников тактовых сигналов, перечисленных выше, только два вывода входов тактового сигнала, два выхода PLL, один вывод DPCLK или CDPCLK и один источник от внутренней логики могут поступать в любой блок контроля тактов, как это показано на рис. 5-1 на стр. 5-5.

Из этих пяти входов любого блока контроля такта, два вывода входов тактового сигнала и два выхода PLL могут динамически сменяться для управления GCLK. Блок контроля такта поддерживает статический выбор сигнала от внутренней логики.

На рис. 5-3 показана упрощённая версия пяти блоков контроля такта для каждой стороны периферии чипа семейства Cyclone III.



Figure 5–3. Clock Control Blocks on Each Side of the Cyclone III Device Family (1)

### Примечание к рис. 5-3:

(1) На левой и правой стороне чипа имеется два вывода DPCLK; на верхней и нижней стороне чипа имеется четыре вывода DPCLK.

#### Выключение питания сети GCLK

Вы можете запретить сети GCLK в чипе семейства Cyclone III (выключить питание), используя для этого статические или динамические методы. В статическом методе, биты конфигурации, заданные в файле конфигурации, сгенерированным программой Quartus II, автоматически запрещает все неиспользуемые сети GCLK. Средство динамического запрещения или разрешения позволяет внутренней логике контролировать разрешение или запрещение сетей GCLK в чипе семейства Cyclone III.

Когда тактовая сеть запрещена, вся логика, подчиняемая этой сети, переводится в выключенное состояние, что снижает общее потребление чипа. Эта функция не зависит от PLL и может применяться непосредственно к тактовой сети, как это показано на рис. 5-1 на стр. 5-5.

Вы можете задать источники входного тактового сигнала и сигналы clkena для мультиплексоров GCLK в программе Quartus II с помощью мегафункции ALTCLKCTRL.

За дополнительной информацией обратитесь к руководству пользователя *Clock* Control Block (ALTCLKCTRL) Megafunction.

5. Тактовые сети и PLL в семействе Cyclone III

Перевод: Егоров А.В., 2013 г.

#### Сигналы clkena

Семейство Cyclone III поддерживает сигналы clkena на уровне сети GCLK. Это позволяет вам закрывать вентиль этого тактового сигнала, даже если используется PLL. После возобновления разрешения для выхода тактового сигнала, PLL не требуется период синхронизации или разблокирования, поскольку схема выключает вентиль тактового сигнала на уровне сети тактового сигнала. К тому же, PLL может оставаться заблокированной независимо от сигналов clkena, поскольку они не влияют на счётчики в петле обратной связи.

На рис. 5-4 показано, как реализован сигнал clkena.

Figure 5–4. clkena Implementation

clkena \_\_\_\_\_\_ clkena\_out \_\_\_\_ clk\_out

Схема clkena, контролирующая путь от выхода C0 PLL до выходного вывода реализована с двумя регистрами вместо одного, показанного на рис. 5-4.

На рис. 5-5 показан пример временных диаграмм для разрешения выхода тактового сигнала. Сигнал clkena защёлкивается по спадающему фронту тактового сигнала (clkin).

Это средство очень полезно для приложений, требующих низкое энергопотребление или режим сна.



Сигнал clkena также запрещает выходы тактового сигнала, если система не толерантна к отклонению частоты во время синхронизации работы PLL.

Altera рекомендует использовать сигналы clkena при переключении источника тактового сигнала для PLL или для сети GCLK. Порядок действий должен быть следующим:

- 1. Запретить первый выходной тактовый сигнал, сняв разрешение сигнала clkena.
- 2. Переключиться на второй тактовый сигнал, используя динамический выбор сигналов в блоке контроля тактов.

5. Тактовые сети и PLL в семействе Cyclone III Перевод: Егоров А.В., 2013 г.

-----<u>-</u>--

<sup>3.</sup> Позволить пропуск нескольких тактовых циклов второго тактового сигнала, прежде чем восстановить сигнал clkena. Точное количество тактовых циклов, которые необходимо пропустить перед разрешением второго тактового сигнала, зависит от проекта. Вы можете создать собственную логику для получения безошибочных переключений между различными источниками тактовых сигналов.